【开卷】第29期 大疆创新2022数字芯片B卷

1、下列关于mbist测试描述正确的一个是:

Ambist测试实现没有面积开销

Bmbist测试频率和mem工作频率不一致

Cmem repair可以提高良率

Dmbist测试对mem性能没有影响


2、下列关于芯片中信号串扰描述错误的一个量:

A、串扰会导致信号延迟和毛刺

B、增强侵害网络单元驱动能力可以减小串扰影响

C在受害网络上插入缓冲器可以减小串扰影响

D、增加导线间距可以减小串扰影响


3、关于异步复位,以下说法正确是:

A、奇存器的时钟状态对是否能复位没有影响

B、奇存器的时钟状态对是否能解复位没有影响

C复位信号上是否有毛刺没有影响

D、异步复位信号不需要同步到对应的时钟域上


4116Kx 8位的存储器,其地址线和数据线总和是()

A48

B46

C17

D22


5、下列关于多sit数据跨时钟域的处理思路,错误的有()

A、发送方?出数据,发送方给??情求,接收方收到后回复,发送方撤销数据;

B、发送方给出数据,接收方用本地时钟同步两拍再使用;

C、发送方??????,接收方从岠???里读出;

D、对于连续变化的信号,发送方转为格雷码发送,接收方收到后再转为二进制。


6、用于下载编程文件/调试物理FPGA器件的通信技术名称是什么?()

AHDMI

BUSV

C???

DJPEG


7、某嵌入式设备包含linux内核,bootrombootioader,文件系统镜像system.img,则它们在嵌入式设备开机时的启动加载顺序为?

Alinux-> bootrom->bootioader->system.img

Bbootrom->bootioader-> linux-> system.img

Cbootioader->system.img-> linux-> bootrom

Dlinux-> system.img->bootrom-> bootioader


8预设clk为周期为10ns的时钟,以下选项中能正确特clk延时8nsclk_dly信号是:

Aassign#8nsclk_dly-clk

Bassign #8ns clk_dly<-clk

Ca???@(clk) begin clk_dly-#8ns clk end

Dalways@(clk)begin clk_dly<=#8ns clk;end


932bit位宽的异步fifo,写时钟1000M,读时钟续率800M,在数据包大小为4KB,包间隔足够大时,fifo的最小深度为()

A158

B205

C638

D820


10、下列属于DFT质量的衡量指标有:

A、测试覆盖率

B、测试电路面积开销

C测试时间

D、故障模型


11、下列关于OCCon chip clock controller)行为描述正确的是:

A、用于控制高频和低频测试时钟的切换

B、用于控制产生指定数目的shift时钟

C用于控制产生指定数目的capture时钟

D、切换过程可能产生毛刺


12、下列属于芯片流片前的检查有:

A、设计规则检查

B、天线效应检查

C电路与版图一致性检查

D、形式验证


13、下列哪些因素与标准单元动态功耗有关?

A、工作频率

B、工作电压

C亚阈值泄漏电流

D、输出负载


14、关于16FFT描述正确的是()

A、共有4级分解;

B、每级有8个蝶形算法;

C每个蝶形算法需要1次复数乘法;

D、每个蝶形算法需要1次复数加法;


15、以下哪些活动可以通过形式验证保证

ARTLRTL的一致性

BRTL的功能完整性

CRTL和综合网表的一致性

D、两张不同网表的一致性


16根据约束关系set_clock_groups-async-group{CLK1}{CLK2CLK3},下图中

哪些路径会进行时序检查

A、Path1

B、Path2

C、Path3

D、Path4


17、随着IC电路设计工艺的进步,漏电功耗占比越来越大,不考虑温漂的影响,以下那些技术能够用于降低漏电功耗?

A、clockgating(时钟门控)

B、DVFS(动态电压频率调整)

C、power gating(电源门控)

D、DFS(动态频率调整)


18、在SOC验证应用中,以下哪些选项属于Emulator(仿真***)的特点

A、比基于FPGA的原型验证平台频率更高

B、加速软件开发,降低验证周期

C、系统级验证,模拟真实场景

D、支持带时序的后仿


19、假设,在某SoC环境中,有一个UART控制器,将其链接至主机并打开串口工具进行连接后,假设已排除所有的硬件电路故障,那么以下说法正确的是:

A、假设终端显示的字符均为乱码,则很有可能是波特率设置不正确

B、假设没有任何显示,则很可能是代码对UART控制器未进行初始化

C、假设该串口输出正常,却无法接收输入的字符,则很可能是UART的中断信号未正确连接

D、假设UART的输出完全正常,但是无法接收输入的字符,则很可能是未设置正确的波特率


觉得有收获,希望帮忙点赞,转发~

本文首发于微信公众号【 数字IC打工人】,点击绿色字体,交个朋友呀~


#芯片设计工程师##大疆##笔经#
数字芯片笔试题 文章被收录于专栏

收录各大芯片公司笔试真题

全部评论
看到好多熟悉的名词,好可惜,我不从事IC好多年,都忘的差不多了
点赞 回复 分享
发布于 2022-02-14 19:05

相关推荐

点赞 评论 收藏
分享
最近群里有很多同学找我看简历,问问题,主要就是集中在明年三月份的暑期,我暑期还能进大厂嘛?我接下来该怎么做?对于我来说,我对于双非找实习的一个暴论就是title永远大于业务,你在大厂随随便便做点慢SQL治理加个索引,可能就能影响几千人,在小厂你从零到一搭建的系统可能只有几十个人在使用,量级是不一样的。对双非来说,最难的就是约面,怎么才能被大厂约面试?首先这需要一点运气,另外你也需要好的实习带给你的背书。有很多双非的同学在一些外包小厂待了四五个月,这样的产出有什么用呢?工厂的可视化大屏业务很广泛?产出无疑是重要的,但是得当你的实习公司到了一定的档次之后,比如你想走后端,那么中厂后端和大厂测开的选择,你可以选择中厂后端(注意,这里的中厂也得是一些人都知道的,比如哈啰,得物,b站之类,不是说人数超过500就叫中厂),只有这个时候你再去好好关注你的产出,要不就无脑大厂就完了。很多双非同学的误区就在这里,找到一份实习之后,就认为自己达到了阶段性的任务,根本不再投递简历,也不再提升自己,玩了几个月之后,美其名曰沉淀产出,真正的好产出能有多少呢?而实际上双非同学的第一份实习大部分都是工厂外包和政府外包!根本无产出可写😡😡😡!到了最后才发现晚了,所以对双非同学来说,不要放过任何一个从小到中,从中到大的机会,你得先有好的平台与title之后再考虑你的产出!因为那样你才将将能过了HR初筛!我认识一个双非同学,从浪潮到海康,每一段都呆不久,因为他在不断的投递和提升自己,最后去了美团,这才是双非应该做的,而我相信大部分的双非同学,在找到浪潮的那一刻就再也不会看八股,写算法,也不会打开ssob了,这才是你跟别人的差距。
迷茫的大四🐶:我也这样认为,title永远第一,只有名气大,才有人愿意了解你的简历
双非本科求职如何逆袭
点赞 评论 收藏
分享
评论
2
13
分享

创作者周榜

更多
牛客网
牛客网在线编程
牛客网题解
牛客企业服务