首页
题库
面试
求职
学习
竞赛
More+
所有博客
搜索面经/职位/试题/公司
搜索
我要招人
去企业版
登录 / 注册
首页
>
试题广场
>
天线效应是由于以下哪个CMOS工艺造成的
[单选题]
天线效应是由于以下哪个CMOS工艺造成的
退火
CMP
CVD
RIE
查看答案及解析
添加笔记
求解答(0)
邀请回答
收藏(28)
分享
纠错
1个回答
添加回答
2
牛客lsy
D反应离子刻蚀。在
深亚微米集成电路
加工工艺中,经常使用了一种基于
等离子技术
的离子刻蚀工艺(plasma etching)。此种技术适应随着尺寸不断缩小,掩模刻蚀分辨率不断提高的要求。但在
蚀刻
过程中,会产生游离电荷,当
刻蚀
导体
(金属或多晶硅)的时候,裸露的导体表面就会收集游离电荷。所积累的电荷多少与其暴露在等离子束下的导体面积成正比。如果积累了电荷的导体直接连接到器件的
栅极
上,就会在多晶硅栅下的薄
氧化层
形成F-N
隧穿电流
泄放电荷,当积累的电荷超过一定数量时,这种F-N 电流会损伤栅氧化层,从而使器件甚至整个芯片的可靠性和寿命严重的降低。在F-N 泄放电流作用下,面积比较大的栅得到的损伤较小。因此,天线效应(Process Antenna Effect,PAE),又称之为“等离子导致栅氧损伤(plasma induced gate oxide damage,PID)”。
发表于 2021-08-13 16:51:22
回复(0)
这道题你会答吗?花几分钟告诉大家答案吧!
提交观点
问题信息
C++工程师
2019
寒武纪
Java工程师
来自:
寒武纪2019秋招后端...
上传者:
小小
难度:
1条回答
28收藏
2385浏览
热门推荐
相关试题
(verbal)最近的研究显示,许...
言语理解与表达
2019
普华永道
人力资源
审计
税务服务
风险管理
管理咨询
行政管理
评论
(3)
来自
职能类模拟题14
以下代码中,x取各个值的概率是多少...
Java工程师
C++工程师
寒武纪
2019
硬件工程师
评论
(1)
来自
寒武纪2019秋招数字芯...
简述在TB中使用interface...
Java工程师
C++工程师
寒武纪
2019
硬件工程师
评论
(2)
来自
寒武纪2019秋招DV岗...
假如有10000个触发器,现在有两...
Java工程师
C++工程师
寒武纪
2019
评论
(0)
来自
寒武纪2019秋招后端岗...
扫描二维码,关注牛客网
意见反馈
下载牛客APP,随时随地刷题