just_Wander level
获赞
5
粉丝
8
关注
3
看过 TA
59
北京理工大学
2025
集成电路IC设计
IP属地:北京
暂未填写个人简介
私信
关注
题号
题目
提交时间
状态
运行时间
占用内存
使用语言
题解
VL33
非整数倍数据位宽转换8to12
2024-06-05
答案正确
< 1ms
0K
Verilog
VL27
不重叠序列检测
2024-05-30
答案正确
< 1ms
0K
Verilog
VL28
输入序列不连续的序列检测
2024-05-30
答案正确
< 1ms
0K
Verilog
VL25
输入序列连续的序列检测
2024-05-09
答案正确
< 1ms
0K
Verilog
VL27
不重叠序列检测
2023-08-28
答案正确
< 1ms
0K
Verilog
VL26
含有无关项的序列检测
2023-08-27
答案正确
< 1ms
0K
Verilog
VL25
输入序列连续的序列检测
2023-08-27
答案正确
< 1ms
0K
Verilog
234351
边沿检测
2023-03-29
答案正确
< 1ms
0K
Verilog
234350
ROM的简单实现
2023-03-29
答案正确
< 1ms
0K
Verilog
234316
根据状态转移图实现时序电路
2023-03-29
答案正确
< 1ms
0K
Verilog
234315
根据状态转移表实现时序电路
2023-03-29
答案正确
< 1ms
0K
Verilog
234315
根据状态转移表实现时序电路
2023-03-29
答案正确
< 1ms
0K
Verilog
234330
异步复位的串联T触发器
2022-10-22
答案正确
< 1ms
0K
Verilog
234329
四选一多路器
2022-10-22
答案正确
< 1ms
0K
Verilog
234329
四选一多路器
2022-10-22
答案正确
< 1ms
0K
Verilog

创作者周榜

更多
关注他的用户也关注了:
牛客网
牛客网在线编程
牛客网题解
牛客企业服务